計算機組原理微機原理與接口技術(shù)綜合實驗(yàn)裝置,計算機組原理微機
2025-11-13 10:13
A、單片機·微機(jī)原理與接口技術部分:
一、實驗台硬件概述
一、實驗台硬件概述
Dais-163C係列通用型原(yuán)理與接口技術教學實驗係統(tǒng)是Dais-2CPU+的升級換代產品,沿用多(duō)核架構技(jì)術(shù),全麵支持16位微機原理與接口技術、單片機(jī)係統的開發與(yǔ)實驗,具(jù)有較強的通用性,為原理與(yǔ)接口技術的教學構建了(le)一個全開放、可(kě)開發的實驗環境。
二、軟件概述
支持(chí)匯編語言和C語言(yán)的源程序級編程與調試(shì),支持寄存器、內存和外設接口芯片的非編(biān)程讀寫操作,支持X86程序的INT 21h功能調用,滿(mǎn)足實(shí)模式和保護模式下微機原理與接口的實驗需求。
三(sān)、開放特性
係統采用(yòng)雙核架構,由管理CPU支撐係統集成開發環(huán)境的運(yùn)作,承擔與PC聯機調試時通信數據交(jiāo)換(huàn)所(suǒ)產生(shēng)的硬件消耗,呈現給用戶的是(shì)一個完(wán)整而又透明、資源充分開放的32位微處理器。
四(sì)、總線特性
二、軟件概述
支持(chí)匯編語言和C語言(yán)的源程序級編程與調試(shì),支持寄存器、內存和外設接口芯片的非編(biān)程讀寫操作,支持X86程序的INT 21h功能調用,滿(mǎn)足實(shí)模式和保護模式下微機原理與接口的實驗需求。
三(sān)、開放特性
係統采用(yòng)雙核架構,由管理CPU支撐係統集成開發環(huán)境的運(yùn)作,承擔與PC聯機調試時通信數據交(jiāo)換(huàn)所(suǒ)產生(shēng)的硬件消耗,呈現給用戶的是(shì)一個完(wán)整而又透明、資源充分開放的32位微處理器。
四(sì)、總線特性
係統開放了總線寬度的(de)動態選(xuǎn)擇機製,把總線寬度控(kòng)製“BS8”列入(rù)用(yòng)戶可定義的範圍,為了簡化電路連接,係統對(duì)該輸(shū)入信號有缺省定(dìng)義,為“16位內存”和“8位I/O”,即當用戶訪問16位存儲器、8位I/O接口時可忽略(luè)對“BS8”端的定義與(yǔ)連接。同時將高低(dī)字節允許信(xìn)號BHE、BLE列入擴展定義的範圍,支持字節(8位)、字(16位)、雙字(32位)共三類指令的擴(kuò)展尋址,並把DMA操作期間(jiān)的字節定義融(róng)入到BHE、BLE選通端,使(shǐ)其擴展特性與微機實際應用無縫結合。
五、通用特性
係統以多核架構技術為支撐,充分(fèn)支持32位80386、16位8086/8088係列微處理器、MCS-51/96係列單片機,各CPU模塊可按用戶需求進行靈活配置。
六、連線方式
係統提供了扁平線、排線和單線(xiàn)相結(jié)合的電路連線(xiàn)方(fāng)式(shì):數據總線、地址總線、控製總線(xiàn)及8芯以(yǐ)上的接口采用扁平連接或排線連接;讀寫控製、選通端采用單線連接(jiē),進一步優化了電路的搭接方式(shì),提高了電路的連接效率。
七、安全特性
係統引出的擴展總線(xiàn)均由隔離器件驅動,“隔離”設計保障了CPU核的安全,避免了誤操(cāo)作、誤連(lián)線對CPU造成的損傷(shāng);“驅動”設計的目的提高(gāo)了係統擴展總線的穩定性和可靠性。另外係統內置了具有短路保護、過流保護的高性能穩壓開關(guān)電源,進一步保障了係統的安(ān)全性。
八、虛擬儀器
係統集成了虛擬示波器、虛擬電壓表功能,可測量實(shí)驗中實際產(chǎn)生的模擬信號、數字信號,通過PC軟件顯示波形(xíng)和(hé)電壓值,支持(chí)波形X-Y縮放(fàng),並可將波形保存為BMP圖片用於實驗報告。
九(jiǔ)、微機原(yuán)理與接口實驗項目(mù)
微機原理及其程(chéng)序設計實驗
係統認識實驗
數製轉換實驗
十六進製數轉換為十進(jìn)製數(shù)
十進製數轉換為十六進製數
碼製轉換實驗
ASCII碼(數字符)轉(zhuǎn)換為十六進(jìn)製數
十六進製數轉換為ASCII碼
ASCII碼(mǎ)(數字符)轉換為十進製數
十進製數轉(zhuǎn)換為ASCII碼
十進製數的ASCII碼轉換為BCD碼
十進製BCD碼轉換為二進製數
運算類編(biān)程實驗
二進製雙精度加法(fǎ)運(yùn)算
十進製的BCD碼減法運算
乘(chéng)法(fǎ)運算
分支程序設計實驗
循環程(chéng)序設計實(shí)驗
計算S=1+2×3+3×4+4×5+…+N(N+1)
求某數據區內負數的個數
排序程(chéng)序設計實驗
氣泡排序法
學生成績名次表
子程序設計實驗
求無符號字節序列中的最大值和最小值
求N!
查表程序設計實驗
INT 21h輸入輸出程序(xù)設計實驗
顯示(shì)A~Z共26個大寫英文字母
INT 21H功(gōng)能調用示例程序實驗(yàn)
在C語言使用INT 21h功能調用
PC鍵盤下傳(chuán)實驗箱(xiāng)七段碼顯示
實驗箱鍵盤上傳PC屏幕顯(xiǎn)示
微機接口及其(qí)應用實驗
存儲器(qì)擴展實驗
8259中斷控(kòng)製器實驗
8259單級(jí)中斷控(kòng)製
8259多級中斷控製
I/O擴展實驗(8位/16位)
8255並行口實驗
8255 A/B/C口輸出方(fāng)波(bō)
8255 PA輸入(rù)/PB輸出
8255控製交通燈
8253定(dìng)時/計數器應用實驗
8251串行通信應用實驗
鍵盤掃描及顯示設計實驗
8279鍵盤與顯示設計
8255鍵盤與顯示設計
8237可編程DMA控製(zhì)器實驗
A/D模(mó)數轉換實驗
D/A數(shù)模轉換實驗(yàn)
LCD 128×64圖形液晶實驗
LED 16×16點陣顯(xiǎn)示實驗
音頻驅動實驗
繼電器控製實驗
步進電機控製實驗
直流電機調速實驗
DS18B20數字溫度(dù)傳(chuán)感器(qì)實驗
V/F電壓頻率轉換實驗
PWM輸出實驗
DS1302實時時鍾
紅外遙控實驗
十、MCS-51單片機(jī)實驗項目
單(dān)片機原理實(shí)驗
係統認識實驗
數製轉換實驗
BCD整數(shù)轉換為二進製整數
二進製整數轉換為十進製整數
運算程序設計實驗
多字節加法程序
雙字節無符號數乘法
雙字節除法
查(chá)表程序設計實驗
采用(yòng)查表的方法將16進製數轉換為ASCII碼
通過查表實現y=x2
數據排序實驗
位操作實驗(yàn)
單片機(jī)集成功能模塊實驗
數字量(liàng)輸入輸出實驗
P1口I/O實驗
P1口流水燈(dēng)實驗(yàn)
中斷控製實驗
定時器中斷
外部中斷
定時/計數器(qì)實驗
定時器實驗
計數器實驗
串行通信實(shí)驗
自發自收實驗
雙機通(tōng)信實驗(yàn)
片內看門狗應用(yòng)實驗
片內EEPROM應(yīng)用實驗
單片機接口應用實驗
存儲器擴展(zhǎn)實驗
I/O擴展實驗
8255並行口實驗
8255 A/B/C口輸出方波
8255 PA輸入/PB輸出(chū)
8255控製交通燈
A/D 0809模數轉換實驗
D/A 0832數模轉換實驗
鍵盤與顯示設計實驗
8279鍵盤與顯示(shì)設(shè)計
8255鍵盤與顯(xiǎn)示設計
LCD 128×64液晶顯示實驗
LED 16×16點陣(zhèn)顯示實(shí)驗
音頻驅動實(shí)驗
繼電(diàn)器控製實驗(yàn)
步進(jìn)電機控製實驗(yàn)
直流電機控製實驗
DS18B20數字溫度傳(chuán)感器實驗
溫度測(cè)量
溫度控製
V/F轉換實(shí)驗
PWM輸出實驗
DS1302實(shí)時時鍾實驗
紅外遙控實驗(yàn)
8251串(chuàn)行(háng)通信實驗
8253定時(shí)計數實驗(yàn)
8259中斷控製實驗
B、計算機組成原理部分:
一、係統特點
五、通用特性
係統以多核架構技術為支撐,充分(fèn)支持32位80386、16位8086/8088係列微處理器、MCS-51/96係列單片機,各CPU模塊可按用戶需求進行靈活配置。
六、連線方式
係統提供了扁平線、排線和單線(xiàn)相結(jié)合的電路連線(xiàn)方(fāng)式(shì):數據總線、地址總線、控製總線(xiàn)及8芯以(yǐ)上的接口采用扁平連接或排線連接;讀寫控製、選通端采用單線連接(jiē),進一步優化了電路的搭接方式(shì),提高了電路的連接效率。
七、安全特性
係統引出的擴展總線(xiàn)均由隔離器件驅動,“隔離”設計保障了CPU核的安全,避免了誤操(cāo)作、誤連(lián)線對CPU造成的損傷(shāng);“驅動”設計的目的提高(gāo)了係統擴展總線的穩定性和可靠性。另外係統內置了具有短路保護、過流保護的高性能穩壓開關(guān)電源,進一步保障了係統的安(ān)全性。
八、虛擬儀器
係統集成了虛擬示波器、虛擬電壓表功能,可測量實(shí)驗中實際產(chǎn)生的模擬信號、數字信號,通過PC軟件顯示波形(xíng)和(hé)電壓值,支持(chí)波形X-Y縮放(fàng),並可將波形保存為BMP圖片用於實驗報告。
九(jiǔ)、微機原(yuán)理與接口實驗項目(mù)
微機原理及其程(chéng)序設計實驗
係統認識實驗
數製轉換實驗
十六進製數轉換為十進(jìn)製數(shù)
十進製數轉換為十六進製數
碼製轉換實驗
ASCII碼(數字符)轉(zhuǎn)換為十六進(jìn)製數
十六進製數轉換為ASCII碼
ASCII碼(mǎ)(數字符)轉換為十進製數
十進製數轉(zhuǎn)換為ASCII碼
十進製數的ASCII碼轉換為BCD碼
十進製BCD碼轉換為二進製數
運算類編(biān)程實驗
二進製雙精度加法(fǎ)運(yùn)算
十進製的BCD碼減法運算
乘(chéng)法(fǎ)運算
分支程序設計實驗
循環程(chéng)序設計實(shí)驗
計算S=1+2×3+3×4+4×5+…+N(N+1)
求某數據區內負數的個數
排序程(chéng)序設計實驗
氣泡排序法
學生成績名次表
子程序設計實驗
求無符號字節序列中的最大值和最小值
求N!
查表程序設計實驗
INT 21h輸入輸出程序(xù)設計實驗
顯示(shì)A~Z共26個大寫英文字母
INT 21H功(gōng)能調用示例程序實驗(yàn)
在C語言使用INT 21h功能調用
PC鍵盤下傳(chuán)實驗箱(xiāng)七段碼顯示
實驗箱鍵盤上傳PC屏幕顯(xiǎn)示
微機接口及其(qí)應用實驗
存儲器(qì)擴展實驗
8259中斷控(kòng)製器實驗
8259單級(jí)中斷控(kòng)製
8259多級中斷控製
I/O擴展實驗(8位/16位)
8255並行口實驗
8255 A/B/C口輸出方(fāng)波(bō)
8255 PA輸入(rù)/PB輸出
8255控製交通燈
8253定(dìng)時/計數器應用實驗
8251串行通信應用實驗
鍵盤掃描及顯示設計實驗
8279鍵盤與顯示設計
8255鍵盤與顯示設計
8237可編程DMA控製(zhì)器實驗
A/D模(mó)數轉換實驗
D/A數(shù)模轉換實驗(yàn)
LCD 128×64圖形液晶實驗
LED 16×16點陣顯(xiǎn)示實驗
音頻驅動實驗
繼電器控製實驗
步進電機控製實驗
直流電機調速實驗
DS18B20數字溫度(dù)傳(chuán)感器(qì)實驗
V/F電壓頻率轉換實驗
PWM輸出實驗
DS1302實時時鍾
紅外遙控實驗
十、MCS-51單片機(jī)實驗項目
單(dān)片機原理實(shí)驗
係統認識實驗
數製轉換實驗
BCD整數(shù)轉換為二進製整數
二進製整數轉換為十進製整數
運算程序設計實驗
多字節加法程序
雙字節無符號數乘法
雙字節除法
查(chá)表程序設計實驗
采用(yòng)查表的方法將16進製數轉換為ASCII碼
通過查表實現y=x2
數據排序實驗
位操作實驗(yàn)
單片機(jī)集成功能模塊實驗
數字量(liàng)輸入輸出實驗
P1口I/O實驗
P1口流水燈(dēng)實驗(yàn)
中斷控製實驗
定時器中斷
外部中斷
定時/計數器(qì)實驗
定時器實驗
計數器實驗
串行通信實(shí)驗
自發自收實驗
雙機通(tōng)信實驗(yàn)
片內看門狗應用(yòng)實驗
片內EEPROM應(yīng)用實驗
單片機接口應用實驗
存儲器擴展(zhǎn)實驗
I/O擴展實驗
8255並行口實驗
8255 A/B/C口輸出方波
8255 PA輸入/PB輸出(chū)
8255控製交通燈
A/D 0809模數轉換實驗
D/A 0832數模轉換實驗
鍵盤與顯示設計實驗
8279鍵盤與顯示(shì)設(shè)計
8255鍵盤與顯(xiǎn)示設計
LCD 128×64液晶顯示實驗
LED 16×16點陣(zhèn)顯示實(shí)驗
音頻驅動實(shí)驗
繼電(diàn)器控製實驗(yàn)
步進(jìn)電機控製實驗(yàn)
直流電機控製實驗
DS18B20數字溫度傳(chuán)感器實驗
溫度測(cè)量
溫度控製
V/F轉換實(shí)驗
PWM輸出實驗
DS1302實(shí)時時鍾實驗
紅外遙控實驗(yàn)
8251串(chuàn)行(háng)通信實驗
8253定時(shí)計數實驗(yàn)
8259中斷控製實驗
B、計算機組成原理部分:
一、係統特點
結構清晰(xī)、實時監視:各單元部件都以計算機的結構模型布局,各寄存器、部件均有LED數碼(mǎ)管(guǎn)顯示其值,兩個數據流向指示燈,以(yǐ)最直(zhí)觀、清晰的方式重現計算機的(de)組成結構,並可構造出不同(tóng)結構及複(fù)雜程度(dù)的8/16位原理型計算(suàn)機。
開放式設(shè)計:實(shí)驗係統的軟硬件具(jù)有完全的開(kāi)放特性,運(yùn)算器(qì)、控(kòng)製器及微程序指定的格式及定(dìng)義允許用戶進行修改和重新(xīn)設計。實驗係統的運算器采用了EDA技術設(shè)計,出廠時已提供一(yī)套能進(jìn)行加、減、與、或(huò)、帶進位加、帶進位減、取反、直通八種運(yùn)算方式的方案,用戶可自行重新設計並通過JTAG 口(kǒu)下(xià)載。控製器微指令格(gé)式及定義(yì)可重新設計。8位數據線(xiàn)、8位地址線、控製信號均已引出,40 芯鎖進插座(zuò)幫助進行RAM、8251、8255、8259等接口器件的擴展實驗。係統提供的兩(liǎng)種控製(zhì)器之一的組合邏輯控製器已下(xià)載有一套完整的實驗方案,用戶也可使用EDA工具(jù)重新設計。開放程度非一般設備所及。
支持中斷實驗:采用最(zuì)底層的器件設計從而讓學生可以從微(wēi)程序層麵上學習(xí)中斷請求、中斷響應、中斷(duàn)處理、中斷入口地址的產生、中斷服務程序及中斷返回(RETI)整個過程。專(zhuān)家指出:“中斷”是單片機(jī)、微機、DSP等(děng)學科中不可或缺的功能,故應在計算機原組成原理這門基礎學(xué)科中對其進行充分的學習和實驗。
兩種控(kòng)製器方式:係統提供微程序控製器和組合邏輯(jí)控製器兩種方式。在微程序控製器中,係統(tǒng)能提供在線(xiàn)編(biān)程,實(shí)時修改程序,顯示程序並調試進行的操(cāo)作環境。組合邏輯控製器,已下載有一套完整的實驗方案,用戶也可使用EDA工具進行自動化設計。
強(qiáng)大自檢功能:係統設(shè)計強有力的自檢功能,能自動檢測各部件的工作狀況,並可定位、提(tí)示(shì)存在問(wèn)題的部件。
適當的(de)集成度(dù):達愛思(sī)準十六位計算機組成原理利用“軟(ruǎn)件硬化,硬件軟化”技術對其(qí)進行了適度的分配:運算器、組合邏輯控製器利用大規模(mó)可編程邏輯器件實現,其它部件則采用通過邏(luó)輯器件實現。這就既可讓一般學生利用現有的邏輯知識去認識計算(suàn)機原理,也(yě)可讓熟(shú)練的學(xué)生進行更高層次(cì)的(de)開發實踐。
模型(xíng)機結構圖:完全模擬了模(mó)型機結構框圖,能實時反應程序執行過程中各單元狀態變化(huà),總線的數據流向。點擊各模塊即彈出其電路原理圖。
微程序(xù)及跟蹤器跟蹤器:可以跟蹤程序的執行過程,包括:助記符號、狀(zhuàng)態、微地址、微程序、數據輸出、數據輸入、地址輸出、運算器(qì)、移位控製、uPC、PC。
手動方(fāng)式:不(bú)連(lián)PC機,通過CMX08+實驗儀的鍵(jiàn)盤(pán)輸入程序(xù)、微程序,用LCD及各部件的LED數碼管,兩個方向LED觀察運行狀態和結果,手動進行(háng)實驗;
聯機(jī)方(fāng)式:連PC機,通過Windows調試環境及圖形方式進行更為直觀的(de)實驗。在Windows調試環境中提供了功能強大的邏輯分析和跟(gēn)蹤功能,既可以以波形的方式顯示各邏(luó)輯關係,也可在跟蹤器中,觀察到當前狀態的說明及提示;
模擬方式:不需實驗儀,僅需計算機即可進行實驗。
二、係(xì)統組成
開放式設(shè)計:實(shí)驗係統的軟硬件具(jù)有完全的開(kāi)放特性,運(yùn)算器(qì)、控(kòng)製器及微程序指定的格式及定(dìng)義允許用戶進行修改和重新(xīn)設計。實驗係統的運算器采用了EDA技術設(shè)計,出廠時已提供一(yī)套能進(jìn)行加、減、與、或(huò)、帶進位加、帶進位減、取反、直通八種運(yùn)算方式的方案,用戶可自行重新設計並通過JTAG 口(kǒu)下(xià)載。控製器微指令格(gé)式及定義(yì)可重新設計。8位數據線(xiàn)、8位地址線、控製信號均已引出,40 芯鎖進插座(zuò)幫助進行RAM、8251、8255、8259等接口器件的擴展實驗。係統提供的兩(liǎng)種控製(zhì)器之一的組合邏輯控製器已下(xià)載有一套完整的實驗方案,用戶也可使用EDA工具(jù)重新設計。開放程度非一般設備所及。
支持中斷實驗:采用最(zuì)底層的器件設計從而讓學生可以從微(wēi)程序層麵上學習(xí)中斷請求、中斷響應、中斷(duàn)處理、中斷入口地址的產生、中斷服務程序及中斷返回(RETI)整個過程。專(zhuān)家指出:“中斷”是單片機(jī)、微機、DSP等(děng)學科中不可或缺的功能,故應在計算機原組成原理這門基礎學(xué)科中對其進行充分的學習和實驗。
兩種控(kòng)製器方式:係統提供微程序控製器和組合邏輯(jí)控製器兩種方式。在微程序控製器中,係統(tǒng)能提供在線(xiàn)編(biān)程,實(shí)時修改程序,顯示程序並調試進行的操(cāo)作環境。組合邏輯控製器,已下載有一套完整的實驗方案,用戶也可使用EDA工具進行自動化設計。
強(qiáng)大自檢功能:係統設(shè)計強有力的自檢功能,能自動檢測各部件的工作狀況,並可定位、提(tí)示(shì)存在問(wèn)題的部件。
適當的(de)集成度(dù):達愛思(sī)準十六位計算機組成原理利用“軟(ruǎn)件硬化,硬件軟化”技術對其(qí)進行了適度的分配:運算器、組合邏輯控製器利用大規模(mó)可編程邏輯器件實現,其它部件則采用通過邏(luó)輯器件實現。這就既可讓一般學生利用現有的邏輯知識去認識計算(suàn)機原理,也(yě)可讓熟(shú)練的學(xué)生進行更高層次(cì)的(de)開發實踐。
模型(xíng)機結構圖:完全模擬了模(mó)型機結構框圖,能實時反應程序執行過程中各單元狀態變化(huà),總線的數據流向。點擊各模塊即彈出其電路原理圖。
微程序(xù)及跟蹤器跟蹤器:可以跟蹤程序的執行過程,包括:助記符號、狀(zhuàng)態、微地址、微程序、數據輸出、數據輸入、地址輸出、運算器(qì)、移位控製、uPC、PC。
手動方(fāng)式:不(bú)連(lián)PC機,通過CMX08+實驗儀的鍵(jiàn)盤(pán)輸入程序(xù)、微程序,用LCD及各部件的LED數碼管,兩個方向LED觀察運行狀態和結果,手動進行(háng)實驗;
聯機(jī)方(fāng)式:連PC機,通過Windows調試環境及圖形方式進行更為直觀的(de)實驗。在Windows調試環境中提供了功能強大的邏輯分析和跟(gēn)蹤功能,既可以以波形的方式顯示各邏(luó)輯關係,也可在跟蹤器中,觀察到當前狀態的說明及提示;
模擬方式:不需實驗儀,僅需計算機即可進行實驗。
二、係(xì)統組成
Dais-CMX08+準十六位計算機組成原理實驗係統由實驗(yàn)平台、開關電源、軟件三大部分組成。實驗平台上有寄存(cún)器、運算單元、累加器、暫存器、地址寄存器、程序計數器、16位輸入/輸出單元、存儲器(qì)單元、指令寄存器、堆棧、中斷源、微地址寄存器、微程序控製器(qì)、組合邏輯控(kòng)製(zhì)器、微動開關/指示燈、脈衝源、24個按鍵、字符式LCD、USB通信口、RS232通信口及其實驗擴展(zhǎn)區。
三、實驗項目
三、實驗項目
手(shǒu)動控製(zhì)實驗
運算器實驗(算術運算、邏輯運算、移位運(yùn)算、進位控製與零標誌)
通用寄存器實驗
十六位準雙向I/O口實(shí)驗
地址(zhǐ)總線組成實驗
數據總線實驗
存儲(chǔ)器(qì)讀寫實驗
指令總線運用實驗
中斷控製實驗
微控製器實驗
時序(xù)部件實(shí)驗
典型模型機實驗
基本模型機的設計與實現
分(fèn)段模型機的設計與實現
帶移位運算的模型機的設計與實現
複雜模型機的(de)設(shè)計與實現
流水模型(xíng)機的設計與實現
基於RISC處理器構成模型機實驗
基於(yú)重疊技術(shù)構成的模型機實驗
中斷模型機的設計與實現
PLA綜合(hé)模型機的設計與實現
通用計算機實驗
MCS-51單片機的設(shè)計與實現
8086微處理器的設(shè)計與實現
外設(shè)擴展實驗(yàn)
8255並行口擴展(PA控(kòng)製PB)
8155並行口擴展(I/O、RAM、定時器(qì))
8259中斷控製器實驗(8級(jí)中斷、中斷優先級)
PLD應用(設計P8212器件)
運算器實驗(算術運算、邏輯運算、移位運(yùn)算、進位控製與零標誌)
通用寄存器實驗
十六位準雙向I/O口實(shí)驗
地址(zhǐ)總線組成實驗
數據總線實驗
存儲(chǔ)器(qì)讀寫實驗
指令總線運用實驗
中斷控製實驗
微控製器實驗
時序(xù)部件實(shí)驗
典型模型機實驗
基本模型機的設計與實現
分(fèn)段模型機的設計與實現
帶移位運算的模型機的設計與實現
複雜模型機的(de)設(shè)計與實現
流水模型(xíng)機的設計與實現
基於RISC處理器構成模型機實驗
基於(yú)重疊技術(shù)構成的模型機實驗
中斷模型機的設計與實現
PLA綜合(hé)模型機的設計與實現
通用計算機實驗
MCS-51單片機的設(shè)計與實現
8086微處理器的設(shè)計與實現
外設(shè)擴展實驗(yàn)
8255並行口擴展(PA控(kòng)製PB)
8155並行口擴展(I/O、RAM、定時器(qì))
8259中斷控製器實驗(8級(jí)中斷、中斷優先級)
PLD應用(設計P8212器件)






